要求:
一、 独立完成,下面已将各组题目列出,任选一组进行作答,每人只答一组题目,多答无效,100分;
二、答题步骤:
1. 使用A4纸打印学院指定答题纸(答题纸请详见附件);
2. 在答题纸上使用黑色水笔按题目要求手写作答;答题纸上全部信息要求手写,包括学号、姓名等基本信息和答题内容,请写明题型、题号;答题页数不要超过2页;
三、提交方式:请将作答完成后的整页答题纸以图片形式依次粘贴在一个Word
文档中上传(只粘贴部分内容的图片不给分),图片请保持正向、清晰;
1. 完成的作业应另存为保存类型是“Word97-2003”提交;
2. 上传文件命名为“中心-学号-姓名-科目.doc”;
3. 文件容量大小:不得超过20MB。
提示:未按要求作答题目的作业及雷同作业,成绩以0分记!
题目如下:
第一组:
计算题
一、(本题20分)
逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。
二、(本题25分)
试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;
(2)写出表决电路的逻辑表达式并化简;
(3)画出用与非门设计的逻辑电路图。
三 、(本题30分)
已知逻辑电路图及C 脉冲波形, 试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出 , 的波形(设 , 的初始状态均为“0”)。
四、(本题25分)
由555集成定时器组成的电路如图1 所示。已知电容C=100 ,输入 和输出 的波形如图2 所示。试 (1) 说明由555 集成定时器和R、C 组成的是何种触发器(单稳态、 双稳 态、 无稳态),(2) 对应输入 和输出 的波形画出电容C 的电压波形图 ,(3)求电阻R 的值。
第二组:
计算题
一、(本题30分)
逻辑电路如图所示,试答:1、写出逻辑式并化简为最简与或表达式;2、画出化简后的逻辑电路图。
二、(本题10分)
某逻辑符号如图1所示,其输入波形如图2所示,(1)画出输出F的波形;(2) 列出其状态表并写出逻辑式 。
三、(本题20分)
已知全加器的状态表如下,试答:1、分析说明能否用全加器构成一个3位表决器(少数服从多数);2、 其功能是当输入量的多数为“1” 时, 输出为“1”, 否则为“0”。对照下表说明,哪几个变量是输入(三位的表决意见),哪个变量是输出(表决结果)?
A B
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
四、(本题40分)
逻辑电路图及A,B,K 和C脉冲的波形如图所示, 试回答以下问题:1、前、后级分别是什么逻辑电路?2、写出J端的逻辑式;3、设Q的初始状态为“0”,什么时刻(从t1~t5中选择)Q开始出现“1”态(高电平);4、对应画出J 和Q 的波形。
第三组:
一、( 本 题25分 )
逻 辑 电 路 如 图 所 示 ,试:(1) 写 出 F 的 逻 辑 式 并 化 简 为 最 简 与 或 表 达 式, (2) 说 出 其 逻 辑 功 能。
二、( 本 题20分 )
某逻辑符号如图1所示,其输入波形如图2所示,(1) 写出逻辑式;(2) 画出输出F的波形。
三、( 本 题25分 )
逻 辑 状 态 表 如 下 所 示 , 其 输 入 变 量 为A,B,C , 输 出 为 S, 试(1) 写 出 S 的 逻 辑 式,(2)说 明 其 功 能。
A B C S
0 0 0 0
0 0 1 1
0 1 0 1
0 1 1 0
1 0 0 1
1 0 1 0
1 1 0 0
1 1 1 1
四、 ( 本 题 30 分 )
逻 辑 电 路 如 图 所 示,若 各 触 发 器 的 初 始 状 态 为“1”, 已 知 C 脉 冲 波 形,试 答:(1)试 画 出 输 出 , 及 的 波 形, (2) 说 明 它 属 何 种 类 型 计 数 器(计 数 器 的 类 型 是 指 几 进 制, 同 步 还 是 异 步, 加 法 还 是 减 法 )。
第四组:
计算题
一、(本题20分)
逻辑电路如图所示,写出逻辑式 并化简成最简与或表达式,画出逻辑电路图。
二、(本题25分)
试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票否决权的前提下遵照少数服从多数原则,即满足:1、A=0时,F一定等于0,2、A、B、C中有2个以上等于1,则输出F=1。
试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式;(3)画出用与非门设计的逻辑电路图。
三、(本题30分)
已知逻辑电路图及C 脉冲波形, 试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出 , 的波形(设 , 的初始状态均为“0”)。
四、(本题25分)
由555 集成定时器组成的电路如图1 所示。 已知电容C=10μF,电阻R=100KΩ,输入 的波形如图2 所示。 试:(1)说明由555集成定时器和R、C组成的是何种触发器(单稳态、 双稳态、 无稳态);(2)求输出脉冲的宽度的值;(3)画出电容电压 和输出电压 的波形。
第五组:
计算题
一、(本题20分)
1、证明图示电路中的两个逻辑电路具有相同的逻辑功能;2、写出改用与非门实现该逻辑电路的表达式。
二、(本题20分)
已知逻辑电路如图(a)所示,触发器初始状态为0,其输入信号见图(b),
(1)写出输出Q端的逻辑表达试;
(2)试写出输出Q端波形的特征。
三、(本题35分)
试用与非门设计一个组合逻辑电路,设有三个工作台A、B、C,要求:A工作,则C必须工作;B工作则C必须工作;C可单独工作。如不满足上述要求,则发出警报信号(A、B、C工作台工作及输出报警F均用1表示)。
(1)列出真值表
(2)写出输出报警F的逻辑表达式并化简为最简与或表达式;
(3)画出逻辑电路图。
四、(本题25分)
在图示时序逻辑电路中,已知各触发器初始状态皆为“0”。
(1)列出逻辑表;
(2)说明电路功能。
20春学期《数字电子技术基础Ⅰ》在线平时作业3
试卷总分:100 得分:100
一、单选题 (共 20 道试题,共 80 分)
1.对于T触发器,若原态 Qn=0,欲使新态Qn+1=1 ,应使输入T= ( )。
A.1或/Q
B.1
C.Q
D.以上都不对
2.和八进制数(166)8等值的十六进制数和十进制数分别为()。
A.76H,118D
B.76H,142D
C.E6H,230D
D.74H,116D
3.当内存储器系统中内存储器芯片较少时,其片选信号可以采用( )
A.74SL138
B.74LS245
C.74LS244
D.与门
4.要构成容量为4K×8的RAM,需要______片容量为256×4的RAM。
A.2
B.4
C.8
D.12
5.下列电路,具有脉冲幅度鉴别作用的电路是( )。
A.单稳态触发器
B.施密特触发器
C.多谐振荡器
D.双稳态振荡器
6.对于JK触发器,若J=K,则可完成( )触发器的逻辑功能。
A.RS
B.D
C.T
D.Tˊ
7.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器
A.10
B.60
C.525
D.31500
8.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( )
A.>RON
B.<ROFF
C.ROFF<RI<RON
D.>ROFF
9.用余3循环码进行编码的二—十进制编码器,其输入应有( )根。
A.2
B.10
C.4
D.20
10.半导体存储器的主要技术指标不包括( )
A.存储容量
B.存储速度
C.可靠性
D.安全性
11.下列逻辑等式中不成立的有()。
A.A + BC = A ( + B )( A + C )
B.{图}
C.{图}
D.{图}
12.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端为______。
A.1
B.2
C.3
D.8
13.以下TTL参数数值大小表示正确的是( )
A.UIHmin≥Uth≥UILmax
B.UIHmin≤Uth≤UILmax
C.UIHmin≤Uth≤UILmax
D.UIHmin≤UILmax≤Uth
14.随机存取器RAM中的内容,当电源断掉后又接通,存储器中的内容______。( )
A.全部改变
B.全部为1
C.不确定
D.保持不变
15.一个无符号8位数字量输入的DAC,其分辨率为( )位
A.1
B.3
C.4
D.8
16.和动态MOS存储器比较,双极性半导体存储器的性能特点是( )
A.集成度低,存取周期短
B.集成度低,存取周期长
C.集成度高,存取周期短
D.集成度高,存取周期长
17.半导体E2PROM,写入的内容,可以通过_____擦除。( )
A.紫外线照射
B.电信号
C.口令
D.DOS命令
18.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端不正确的是( )。
A.J=K=0
B.J=Q,{图}
C.{图}
K=Q
D.J=0, {图}
19.十六路数据选择器,其地址输入(选择控制输入)端有___个
A.16个
B.2个
C.4个
D.8个
20.采用四位比较器(74LS85)对两个四位数比较时,先比较____ 位
A.最低
B.次高
C.次低
D.最高
二、判断题 (共 5 道试题,共 20 分)
21.A/D转换过程中,必然会出现量化误差。
22.双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中
23.计数器的模是指构成计数器的触发器的个数
24.D/A转换器的位数越多,转换精度越高
25.D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小